[FIDOCAD] FJC B 0.5 MC 95 35 0 0 580 MC 115 20 0 0 080 MC 65 55 0 0 080 MC 90 60 1 0 080 MC 90 20 1 0 080 LI 60 5 140 5 0 LI 15 75 135 75 0 LI 125 20 125 40 0 LI 125 40 120 40 0 LI 135 40 135 55 0 LI 135 55 75 55 0 LI 90 30 90 60 0 LI 115 20 95 20 0 LI 95 20 95 35 0 LI 95 35 90 35 0 LI 95 45 65 45 0 LI 65 45 65 55 0 LI 65 55 55 55 0 MC 45 55 0 0 080 MC 40 60 1 0 170 MC 65 60 1 0 170 LI 65 55 65 60 0 LI 65 70 65 75 0 LI 135 40 125 40 0 RV 85 10 130 80 0 FCJ 1 0 LI 110 5 110 35 0 LI 110 45 110 75 0 SA 110 5 0 SA 125 40 0 SA 95 35 0 SA 90 35 0 SA 110 75 0 SA 110 70 0 SA 65 55 0 SA 40 55 0 SA 65 75 0 SA 40 75 0 LI 40 55 45 55 0 SA 130 40 0 SA 85 45 0 LI 30 55 15 55 0 LI 40 55 40 60 0 LI 40 70 40 75 0 TY 20 95 4 3 0 0 0 Abyssinica++SIL generatore segnale pseudosinusoidale a 1700 Hz TY 20 100 4 3 0 0 0 Abyssinica++SIL realizzato con porta invertente con isteresi TY 105 0 4 3 0 0 0 Abyssinica++SIL V alim + 5 V MC 30 55 0 0 170 SA 15 55 0 SA 15 75 0 TY 70 25 4 3 0 0 0 Abyssinica++SIL R1 10k TY 95 60 4 3 0 0 0 Abyssinica++SIL R2 10k TY 130 20 4 3 0 0 0 Abyssinica++SIL R3 10k TY 65 45 4 3 0 0 0 Abyssinica++SIL R4 1k TY 40 45 4 3 0 0 0 Abyssinica++SIL R5 10 k TY 50 65 4 3 0 0 0 Abyssinica++SIL C1 470 nF TY 25 65 4 3 0 0 0 Abyssinica++SIL C2 47 nF TY 15 45 4 3 0 0 0 Abyssinica++SIL C3 47 nF TY 20 105 4 3 0 0 0 Abyssinica++SIL la porta ha isteresi con soglie a 1/3 e 2/3 della Valim LI 90 20 90 15 0 LI 90 15 110 15 0 LI 90 70 110 70 0 SA 110 15 0 TY 20 120 4 3 0 0 0 Abyssinica++SIL la porta รจ costituita da un operazionale reazionato TY 20 115 4 3 0 0 0 Abyssinica++SIL Per poterlo poi simulare con un simulatore generico, LI 10 75 10 55 0 FCJ 2 0 3 2 1 1 TY 15 80 4 3 0 0 0 Abyssinica++SIL Vu TY 15 85 4 3 0 0 0 Abyssinica++SIL