Cos'è ElectroYou | Login Iscriviti

ElectroYou - la comunità dei professionisti del mondo elettrico

Tensione su I/O di una FPGA EP4CE6F17C8N

Elettronica lineare e digitale: didattica ed applicazioni

Moderatori: Foto Utentecarloc, Foto Utenteg.schgor, Foto UtenteBrunoValente, Foto UtenteIsidoroKZ

0
voti

[1] Tensione su I/O di una FPGA EP4CE6F17C8N

Messaggioda Foto UtenteTekonoris » 20 feb 2025, 16:29

Ho una scheda di sviluppo (Cinese :( ) la scheda in oggetto ha tutte le interfacce (Led, 7 segmenti, pulsanti, ecc) alimentati a 3,3 V. Quando, nel programma Quartus, associo i pin fisici agli I/O del programma Verilog, mi dice che la tensione dei pin (Standard) è 2,5 V. Me ne sono accorto "tardi" e quindi ho provato qualche programma che funziona.
E' corretto lasciare impostata la tensione a 2,5 V o la devo cambiarla ? rischio di bruciare qualche cosa ?
Infine tutti i pin portati alle morsettiere con che tensione li devo considerare (vorrei espandere la scheda) ?
Se leggo la tensione di uscita di un pin impostato alto, posso considerarlo valido ?

Spero di essere stato chiaro, grazie.
Avatar utente
Foto UtenteTekonoris
313 3 9
Stabilizzato
Stabilizzato
 
Messaggi: 392
Iscritto il: 19 ott 2018, 10:31

1
voti

[2] Re: Tensione su I/O di una FPGA EP4CE6F17C8N

Messaggioda Foto Utentelelerelele » 20 feb 2025, 16:52

Tekonoris ha scritto:Se leggo la tensione di uscita di un pin impostato alto, posso considerarlo valido ?

se lo misuri con tester, a livello logico ato fisso, direi proprio di si, devi comunque considerare che l'uscita la danno per un valore di corrente massimo, aumentando la corrente si sposta la tensione di uscita.

Quindi se alimenti l'intero circuito a 3.3 ti trovi le uscite a 2.5?
Avatar utente
Foto Utentelelerelele
4.899 3 7 9
Master
Master
 
Messaggi: 5505
Iscritto il: 8 giu 2011, 8:57
Località: Reggio Emilia

0
voti

[3] Re: Tensione su I/O di una FPGA EP4CE6F17C8N

Messaggioda Foto UtenteTekonoris » 20 feb 2025, 17:02

No. Non ho ancora provato con il tester. Cerco di spiegarmi meglio (scusa).
1) la scheda (demo board) ha tutti gli I/O a 3,3 V (visto dagli schemi - per adesso uso i pulsanti e i led sulla scheda)
2) Il programma Quartus nel Pin Planner mi mette sugli I/O una tensione standard di 2,5 V (immagino sia lo standard per quella FPGA, ma non ne sono sicuro ovviamente).
3) vorrei espandere la demoboard utilizzando gli altri pin, ma non so che tensione devo usare.

Domande:
1) Devo modificare la tensione dei pin su Quartus ?
2) Rischio di bruciare qualche cosa ?

3) Sulle morsettiere dove vengono riportati gli altri pin ho anche la Vcc a 3,3V, quindi i pin li posso considerare a 3,3 V ?

Appena riesco provo a programmare un'uscita fissa e leggo la tensione.
Avatar utente
Foto UtenteTekonoris
313 3 9
Stabilizzato
Stabilizzato
 
Messaggi: 392
Iscritto il: 19 ott 2018, 10:31

0
voti

[4] Re: Tensione su I/O di una FPGA EP4CE6F17C8N

Messaggioda Foto Utentelelerelele » 22 feb 2025, 16:38

non ci ho capito molto dal datasheets, e non ne ho mi usate, sul sito che le vende (mouser) viene indicato alimentazione a 1.2V, e comunque è compatibile con TTL e quant'altro, quindi credo che lo sia anche per 3.3V e 5V.

in uscita mi aspetterei comunque la tensione di alimentazione, (pressapoco).
oppure con uscita OC avrei la tensione dell'utilizzatore con pullup.

e qua mi fermo, non avendo certezze su quanto richiesto.


saluti.
Avatar utente
Foto Utentelelerelele
4.899 3 7 9
Master
Master
 
Messaggi: 5505
Iscritto il: 8 giu 2011, 8:57
Località: Reggio Emilia


Torna a Elettronica generale

Chi c’è in linea

Visitano il forum: Majestic-12 [Bot] e 54 ospiti