Cos'è ElectroYou | Login Iscriviti

ElectroYou - la comunità dei professionisti del mondo elettrico

Impedenza digital output

Tipologie, strumenti di sviluppo, hardware e progetti

Moderatore: Foto UtentePaolino

0
voti

[11] Re: Impedenza digital output

Messaggioda Foto UtenteEtemenanki » 20 gen 2026, 19:14

MarcoD ha scritto:
... sopportare un cortocircuito permanente, limitando la corrente a 40 mA ...

Uhm, no, non proprio ... bisognerebbe leggere i datasheet completamente ;-)

Ad esempio, datasheet del 168, paragrafo 25, "absolute maximum", 30mA per pin, e 200mA per l'intero chip (il che significa che i 200mA sono per "tutte" le uscite insieme, quindi vanno suddivisi per il numero di uscite usate).

Inoltre quelli sono, appunto, gli "absolute maximum", cioe' il massimo "teorico" che il dispositivo puo reggere (e basta un minimo di piu perche' si frigga, e come dice il datasheet, anche usarli solo a quei valori puo portare a malfunzionamenti o danni), quindi i valori indicati li vanno scalati nella realta' ... 50% di quei valori se si vuole la sicurezza d una durata molto lunga, 70% massimo se si vuole essere ancora sicuri accettando un minimo rischio, NON di piu.

Quindi realisticamente, 15mA per pin, massimo 20, e da 100 a 130mA per l'intero chip (il che significa che se, ad esempio, hai la necessita' di usare, diciamo, 20 uscite, e non sei sicuro se tutte saranno attive insieme, dovrai disegnare il tuo circuito in modo che ogni uscita non debba dare piu di 6.5mA).

Del resto, i comuni transistor tipo BC337 e simili ormai hanno un guadagno di circa 400 , ed anche i lotti piu scadenti arrivano almeno a 100, per cui per saturarli completamente alla loro portata di 500mA (sicuri), bastano 5mA in base, ed avanzano pure.

EDIT: e se proprio serve di piu, ci sono i mosfet ;-)
"Sopravvivere" e' attualmente l'unico lusso che la maggior parte dei Cittadini italiani,
sia pure a costo di enormi sacrifici, riesce ancora a permettersi.
Avatar utente
Foto UtenteEtemenanki
9.522 3 6 10
Master
Master
 
Messaggi: 5948
Iscritto il: 2 apr 2021, 23:42
Località: Dalle parti di un grande lago ... :)

0
voti

[12] Re: Impedenza digital output

Messaggioda Foto Utentelelerelele » 21 gen 2026, 9:25

Etemenanki ha scritto:E poi un carico in open collector va messo sul collettore, non fra emettitore e GND.

Questa non l'ho mica capita.

L'uscita dello stadio non è tra emettitore e gnd?
Avatar utente
Foto Utentelelerelele
4.899 3 7 9
Master
Master
 
Messaggi: 5505
Iscritto il: 8 giu 2011, 8:57
Località: Reggio Emilia

1
voti

[13] Re: Impedenza digital output

Messaggioda Foto UtenteEtemenanki » 21 gen 2026, 10:16

Da come e' disegnato, e' il classico open-collector, con la sua alimentazione (che in questi casi di solito e' indipendente da quella della logia, e puo essere anche piu alta di quella), ed in questo caso l'emettitore e' collegato a GND (che ovviamente e' in comune con quello della logica), ed il carico va fra positivo della sua alimentazione ed il collettore.

Collegato cosi, non ha molto senso.

Se invece deve dare al carico il positivo, serve un secondo transistor PNP, pilotato dall'NPN.
"Sopravvivere" e' attualmente l'unico lusso che la maggior parte dei Cittadini italiani,
sia pure a costo di enormi sacrifici, riesce ancora a permettersi.
Avatar utente
Foto UtenteEtemenanki
9.522 3 6 10
Master
Master
 
Messaggi: 5948
Iscritto il: 2 apr 2021, 23:42
Località: Dalle parti di un grande lago ... :)

Precedente

Torna a Realizzazioni, interfacciamento e nozioni generali.

Chi c’è in linea

Visitano il forum: Nessuno e 29 ospiti