Ciao a tutti , sto studiando i Registri a Scorrimento Parallelo sul Manu - Kime . L'esame è di Elettronica per Ingegneria Informatica.
Sono arrivato al punto nel quale è spiegato l'uso di un ingresso Load , per inibire il Clock e quindi lasciare invariate le uscite dei flip flop . Il libro la chiama tecnica del Clock Gating
Ma per inibire il cambiamento dello stato del Flip Flop ,C non andrebbe tenuto a 0 ?
Nella figura quando il load è a 1 C agisce normalmente , mentre quando è a 0 , C =1
Domanda Registri a Scorrimento Parallelo
Moderatori:
carloc,
g.schgor,
BrunoValente,
IsidoroKZ
6 messaggi
• Pagina 1 di 1
0
voti
I flip flop caricano il nuovo valore sul fronte di salita del clock. Quando load è a 1 (faccio notare che to load in inglese significa proprio caricare), la porta OR che comanda C lascia passare il segnale di clock. Quando load è a 0, il primo ingresso della porta OR è sempre a 1 e quindi l'uscita C sta semrpe a 1. Non essendoci fronti di salita sull'uscita C, i flip flop non caricano nulla.
ti faccio notare la criticità del segnale di Load che dovrà essere generato da un elettronica apposita che ne eviti la commutazione in istanti troppo vicini ai fronti di salita del clock, per evitare violazioni dei tempi di setup dei flip flop.
ti faccio notare la criticità del segnale di Load che dovrà essere generato da un elettronica apposita che ne eviti la commutazione in istanti troppo vicini ai fronti di salita del clock, per evitare violazioni dei tempi di setup dei flip flop.
_______________________________________________________
Gli oscillatori non oscillano mai, gli amplificatori invece sempre
Io HO i poteri della supermucca, e ne vado fiero!
Gli oscillatori non oscillano mai, gli amplificatori invece sempre
Io HO i poteri della supermucca, e ne vado fiero!
0
voti
Il Flip flop in figura non sarebbe un Latch D ?
Quando C sta a 1 e io cambio il valore di ingresso , lo stato ( e quindi l'uscita ) potrebbe cambiare ...
I conti mi porterebbero se il FLip Flop fosse di tipo Master Slave
Quando C sta a 1 e io cambio il valore di ingresso , lo stato ( e quindi l'uscita ) potrebbe cambiare ...
I conti mi porterebbero se il FLip Flop fosse di tipo Master Slave
-

themagiciant95
27 1 1 7 - Frequentatore

- Messaggi: 167
- Iscritto il: 5 ott 2015, 15:57
1
voti
themagiciant95 ha scritto:Il Flip flop in figura non sarebbe un Latch D ?
No, è un flip flop di tipo D.
Vedi il trinagolino all'ingresso del clock? Significa edge-sensitive (si potrebbe provare a fare una goffa traduzione in italiano... "sensibile al fronte", ma sembra la storia di uno che ha problemi psicologici in trincea). Se fosse un latch lì ci sarebbe un rettangolino.
Boiler
0
voti
boiler ha scritto:...in realtà load non può avere glitches per tutta la durata del semiciclo positivo del clock. È un'architettura abbastanza schifosa....

_______________________________________________________
Gli oscillatori non oscillano mai, gli amplificatori invece sempre
Io HO i poteri della supermucca, e ne vado fiero!
Gli oscillatori non oscillano mai, gli amplificatori invece sempre
Io HO i poteri della supermucca, e ne vado fiero!
6 messaggi
• Pagina 1 di 1
Chi c’è in linea
Visitano il forum: Nessuno e 85 ospiti

Elettrotecnica e non solo (admin)
Un gatto tra gli elettroni (IsidoroKZ)
Esperienza e simulazioni (g.schgor)
Moleskine di un idraulico (RenzoDF)
Il Blog di ElectroYou (webmaster)
Idee microcontrollate (TardoFreak)
PICcoli grandi PICMicro (Paolino)
Il blog elettrico di carloc (carloc)
DirtEYblooog (dirtydeeds)
Di tutto... un po' (jordan20)
AK47 (lillo)
Esperienze elettroniche (marco438)
Telecomunicazioni musicali (clavicordo)
Automazione ed Elettronica (gustavo)
Direttive per la sicurezza (ErnestoCappelletti)
EYnfo dall'Alaska (mir)
Apriamo il quadro! (attilio)
H7-25 (asdf)
Passione Elettrica (massimob)
Elettroni a spasso (guidob)
Bloguerra (guerra)


